Search Results (All Fields:"publicaciones", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ")

Resultados de la Navegación (1363)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 8 de 28

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17  siguiente › última »

  Search Relevance Visitas Descargas
Multivibrador astable asimétrico (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 539 103
Multivibrador astable asimétrico (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 673 134
Circuito que indica estado de puertas mal cerradas en un automóvil. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 341 75
Multivibrador astable basado en una red RC sobre un comparador Trigger Schmitt CMOS. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 326 90
Monoestable redisparable. (Requiere Plataforma MicroSim 6.2 ó superior)  0.71 406 96
Circuito derivador RC. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 311 51
Complemento a uno de un número binario de ocho bits. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 302 47
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 338 78
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 313 63
Problema propuesto 8.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 243 72
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 306 57
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 391 68
Valor de una función de tres variables dada. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 704 151
Esquema de un contador reversible asíncrono (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 317 75
Monoestable disparado por nivel construido a partir de un inversor lógico. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 322 68
Interfaz CMOS a TTL mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 298 59
Monoestable disparado por flanco de bajada con un integrado de la biblioteca EWB. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 356 66
Circuito lógico de la función simplificada S con puertas NAND (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 319 68
Sumador-restador de 4 bits codificado en binario signo magnitud.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 1382 207
Problema propuesto 4.18.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 197 67
Problema propuesto 5.7.1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 199 60
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 353 47
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 243 46
Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.71 807 158
Problema propuesto 5.7.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 205 53
Convertidor BCD a 7 segmentos. Conversor con el c.i 7448 apagado (mod). (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 512 86
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 222 69
Comportamiento de una puerta AND de tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 283 50
Estructura interna de una unidad aritmético-lógica. Operación lógica B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 234 53
Asociación de decodificadores. Decodificador de 16 salidas. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 530 116
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 350 59
Estructura interna de una unidad aritmético-lógica. Uno lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 324 96
Circuito para estudiar la carga y descarga de un Condensador. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 461 78
Circuito combinacional que controla dos almacenes de 8 compartimentos cada uno. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 288 80
Circuito lógico (puertas NAND) expresión canónica en minterms simplificada (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 361 59
Problema propuesto 4.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 250 77
Problema propuesto 7.1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 270 100
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 971 145
Estructura interna de una unidad aritmético-lógica. Operación lógica NOR. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 263 71
Multivibrador astable integrado basado en el circuito integrado 555. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.71 600 104
Asociación de decodificadores. Decodificador de 2 a 4 bits sin entrada de habilitación. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 479 87
Tablas cíclicas y método de Petrick (tabla de implicantes primos). (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 1474 171
Problema propuesto 4.14 (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 294 67
Complementador a dos (VHDL parte 2). (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 234 62
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.71 242 68
Fuentes dependientes. Fuente de tensión dependiente de corriente (V/I). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.71 304 60
Circuito sumador completo.2. (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 234 69
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 250 66
Comportamiento de una puerta lógica BUFFER (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 412 54
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  0.71 253 57

Página 8 de 28

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17  siguiente › última »